/


Главная / Семинары и вебинары / Архив мероприятий / Семинар «Проектирование систем обработки сигналов для DSP и FFPGA Xilinx»

Семинар «Проектирование систем обработки сигналов для DSP и FFPGA Xilinx»

семинар состоялся: 21 июня 2011

  • Организаторы: Softline, MathWorks
  • Место проведения:
    Москва, ул. Губкина, д.8, 9-ый этаж, Конференц-зал. От ст. метро "Академическая": Последний вагон из центра, выход налево, затем налево, на ул. Дмитрия Ульянова. Идете по ул. Дмитрия Ульянова в сторону Ленинского проспекта до первого перекрестка - перекресток с ул. Вавилова. Переходите дорогу через трамвайные пути, идете по ул. Вавилова до Вычислительного Центра РАН Математического Института им. А.А.Дороницына. Заходите в калитку, за зданием Вычислительного Центра находится здание Математического Института им. Стеклова (розового цвета). От ст. метро "Ленинский проспект": Последний вагон из центра, выход на ул. Вавилова. Проезд на 14,39 трамвае до остановки "ул. Губкина", или на 4,33,62,84 троллейбусе, 111 автобусе до остановки "Универмаг Москва". Переходите через дорогу (на другую сторону Ленинского проспекта). От ст. метро "Октябрьская" (кольцевая): Выход на Ленинский проспект. Проезд на 4,33,62,84 троллейбусе до остановки "Универмаг Москва". Переходите через дорогу (на другую сторону Ленинского проспекта). От ст. метро "Университет": Выход на Ломоносовский проспект. Проезд на 4 троллейбусе до остановки "Универмаг Москва". Сворачиваете на ул. Губкина. Посмотреть схему проезда
x
Схема проезда
  • MathWorks
О семинарe

Уважаемые дамы и господа!

Компания Softline, MathWorks и Макро Групп приглашают 21 июня 2011 года в 10.00 принять участие в семинаре: «Проектирование систем обработки сигналов для DSP и FPGA Xilinx».

На данном бесплатном семинаре вы узнаете, как инструменты модельно-ориентированного проектирования среды Simulink ускоряют разработку встроенных систем обработки сигналов. Инженер Департамента MathWorks Дмитрий Шидловский расскажет об имитационном моделировании, реализации и проверке систем обработки сигналов реального времени. Руководитель направления «Цифровая электроника» компании Макро Групп Кравчук Вячеслав познакомит Вас с последними достижениями фирмы Xilinx в области ПЛИС и специализированными отладочными наборами на базе FPGA для ЦОС.

В ходе семинара вы узнаете, как инструменты MathWorks помогут:

  • Разработать систему обработки сигналов от ТЗ до конечной реализации с использование концепции модельно-ориентированного проектирования.
  • Проектировать конечные автоматы и управляющую логику в Stateflow.
  • Проектировать цифровые фильтры.
  • Автоматически переводить алгоритмы из плавающей в фиксированную точку.
  • Переводить алгоритмы в С/C++ код, учитывая особенности конечной платформы.
  • Программировать микропроцессоры Texas Instruments из Simulink.
  • Переводить алгоритмы в vHDL/Verilog код.
  • Запускать алгоритмы в режиме косимуляции FPGA-in-the-Loop.

На демонстрациях будет показано, каким образом модельно-ориентированное проектирование позволяет сэкономить время инженера на рутинных задачах (например, кодирование) и посвятить это время повышению надежности разрабатываемых систем. Также Вы сможете познакомиться со специализированными наборами разработчика для ЦОС Xilinx Virtex®-6 FPGA DSP Kit и Avnet Spartan-6 FPGA Industrial Video Processing Kit.

На семинар приглашаются инженеры, системные архитекторы и руководители проектов, занимающиеся разработкой и проектированием встроенных систем обработки сигналов и систем связи. Семинар также будет полезен всем специалистам, занимающимся разработкой встроенных систем.

Участие в семинаре БЕСПЛАТНОЕ!

Предварительная регистрация является обязательной!

Оргкомитет

Компания Softline
115114 г. Москва, Дербеневская наб., д. 7, стр.8
Тел./факс (495) 232-0023

Контактное лицо:
Кристина Цабадзе
Ведущий менеджер по маркетингу отдела организации маркетинговых семинаров
e-mail: Kristina.Tsabadze@softline.ru

Программа

09:30 - 10:00

Регистрация, кофе

10:00 – 10:15

Модельно-ориентированное проектирование.

10:15 – 11:10

Цифровая обработка сигналов в Simulink

  • DSPSystemToolbox
  • Stateflow

 

11:10 – 11:30

Перерыв, кофе

11:30 – 12:00

Перевод алгоритмов из плавающей в фиксированную точку

  • Fixed-Point Toolbox
  • Embedded MATLAB

 

12:00 – 12:40

Генерация С кода для встраиваемых систем

  • MATLAB Coder
  • Simulink Coder
  • Embedded Coder на примере TI C2000

 

12:40 – 13:00

Перерыв

12:50 – 13:50

Реализация алгоритмов на FPGA

  • Filter Design HDL Coder
  • Simulink HDL Coder
  • FPGA-in-the-Loop

 

13:50 – 14:00

Ответы на вопросы

Докладчик

Дмитрий Шидловский (к.т.н), инженер департамента MathWorks